在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1447|回复: 3

[求助] 跨阻放大器设计

[复制链接]
发表于 2023-9-26 20:45:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人根据一个调节型共源共栅结构的放大器进行设计与仿真,将输出改为电流镜,复制电流进行输出,想请问的是我的输入电流要求的是上升时间为1ns,下降时间18ns,但是复制的输出电流达到峰值的时间并不是1ns,想请问这是为什么,并想请教一下,如何让输出的响应时间尽可能跟随输入?
屏幕截图 2023-09-26 204032.png
TIA1.jpg
TIA1仿真结果.jpg
发表于 2023-9-27 09:52:31 | 显示全部楼层
这个是由于电流镜的响应速度达不到你的设计要求产生的。你可以理解为你注入的电流最终会产生电压,然后调整电流镜的工作点。这些电压都是通过对寄生电容充放电引起的。如果要提高响应速度,你要减少关键路径的节点电容。
 楼主| 发表于 2023-9-27 20:10:31 | 显示全部楼层


fcm5658779 发表于 2023-9-27 09:52
这个是由于电流镜的响应速度达不到你的设计要求产生的。你可以理解为你注入的电流最终会产生电压,然后调整 ...


你好,我将电流镜换成理想电阻,充当一个电流传输器件的作用,这样排除了电流镜的响应,但是响应的延迟还是为减小,想请问除了电流镜的影响,还会是主体的折叠共源共栅电路本身有什么影响吗
发表于 2023-9-28 09:45:36 | 显示全部楼层
换成电阻之后,延迟有改善吗?另外你需要看一下主体的折叠cascode的输出,是不是满足你的预期。如果主体运放的带宽本身不足,上升时间1ns,理论上需要大信号带宽达到350MHz。你需要关注你的摆率够不够。因为你只是改变了你的输出级。
你可以分两个步骤验证。首先把你的输出级切出来,只在输出级加这个电流激励信号,试试能不能满足要求。如果可以,你再看看是不是主体运放的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-2 10:56 , Processed in 0.017897 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表