在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 936|回复: 2

[求助] 针对底板采样网络的SFDR问题

[复制链接]
发表于 2023-9-20 16:14:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在设计TI-ADC的前端采样电路时,发现一个问题:

输入信号为低频(11/256*fs)时,采样电容Cs增加,保持点的SFDR增加;
输入信号为高频(123/256*fs)时,采样电容Cs增加,保持点的SFDR恶化,跟随节点的SFDR也恶化;
具体原因怎么分析呢???


奈奎斯特频率输入下

奈奎斯特频率输入下

低频输入下

低频输入下
 楼主| 发表于 2023-9-20 16:15:59 | 显示全部楼层
同时请教一下,采样开关的尺寸和采样电容形成了带宽需要满足相应的分辨率,那么底板共模和顶板共模开关的尺寸是不是取小一些即可?这两个开关的带宽有影响吗
 楼主| 发表于 2023-9-22 10:02:22 | 显示全部楼层
自己顶一下,不要沉帖 = =
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 01:43 , Processed in 0.017151 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表