在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1255|回复: 8

[求助] razavi书中D触发器的原理图的问题

[复制链接]
发表于 2023-9-3 01:57:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如图为razavi书中D触发器的实现,我不论怎么推导,都出不来D触发器的功能,这个结构应该不是一个带复位的D触发器的结构吧?
QQ图片20230903015545.jpg
发表于 2023-9-3 10:58:54 | 显示全部楼层
你跑一下仿真不就得了
 楼主| 发表于 2023-9-3 16:00:07 | 显示全部楼层


abcycg 发表于 2023-9-3 10:58
你跑一下仿真不就得了


跑了,波形很奇怪,razavi这个地方应该就是错了的

                               
登录/注册后可看大图

发表于 2023-9-3 17:21:07 | 显示全部楼层
这个结构相当于是自带D=VDD的DFF,并且每一次触发都需要Reset一次,是可以推导出结果的,和一般的DFF有所不同
 楼主| 发表于 2023-9-4 23:45:55 | 显示全部楼层


syq506912088 发表于 2023-9-3 17:21
这个结构相当于是自带D=VDD的DFF,并且每一次触发都需要Reset一次,是可以推导出结果的,和一般的DFF有所不 ...


谢谢大神回复!可是那个D触发器接VDD的端口,我也没看到啊,按道理中间不是应该有一根线是连出来接着VDD的吗?这根线现在也没有连电位啊?
发表于 2023-9-19 15:13:36 | 显示全部楼层
这是锁相环里的吧,VDD没画出来,D输入一直为高电平
 楼主| 发表于 2023-9-21 11:22:05 | 显示全部楼层


wangzhe301612 发表于 2023-9-19 15:13
这是锁相环里的吧,VDD没画出来,D输入一直为高电平


是的,是PLL中的,我算真值表的时候D也一直给高电平,但是出来的结果还是不太对
发表于 2023-9-21 11:41:43 | 显示全部楼层
在复位那里加一个delay试试
 楼主| 发表于 2023-9-22 14:21:02 | 显示全部楼层


TanChengxin 发表于 2023-9-21 11:41
在复位那里加一个delay试试


啊?这是什么原理?要怎么加呢?加两级反相器吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 00:14 , Processed in 0.026278 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表