在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 莫名晴天

[求助] 想用calibre drc rule 写一个报出layout中单孔和多孔的比例的rule

[复制链接]
 楼主| 发表于 2023-8-23 18:20:42 | 显示全部楼层


xiao_sd 发表于 2023-8-23 16:59
试下这个:
test {
   single = (M0 and M1) interact VIA0 == 1


我目前想到的是分别报出 redundant via和single via的错误,然后打开rve,自己去算去,下面是rule



signle_via { @ check signle via
        SV1=rectangle VIA3 == 0.26 aspect == 1  // no dfm via, 0.26 is VIA3 min width
        via_all     = SV1 INSIDE (M3 AND M4)
        new_via_all = (M3 AND M4) INTERACT via_all == 1
        COPY new_via_all
}

redundant_via {
        SV1           = rectangle VIA3 > 0.26 aspect == 1  // dfm via, 0.26 is VIA3 min width
        SV2           = rectangle VIA3 aspect > 1  // dfm via
        via_all       = VIA3 INSIDE (M3 AND M4)
        new_via1      = (M3 AND M4) INTERACT via_all > 1
        new_via2      = SV1 OR new_via1
        redundant_via = new_via2 OR SV2
        COPY redundant_via
}


发表于 2023-11-14 14:23:09 | 显示全部楼层
报的错误看看呀
发表于 2023-11-19 20:35:27 | 显示全部楼层
讚讚讚
发表于 2023-11-20 17:26:57 来自手机 | 显示全部楼层
比较好奇单孔和多孔之间的比例有什么用?目前没有涉及到类似的问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-15 03:36 , Processed in 0.019580 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表