在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 亻可白

[原创] 记录一下pll学习

[复制链接]
 楼主| 发表于 2023-8-2 18:09:01 来自手机 | 显示全部楼层


exploitwor 发表于 2023-8-1 15:43
想问楼主,VCO出来的正弦波,是采用怎么样的整形方式,将其变成方波


加buffer或者level shift的形式
发表于 2023-8-3 09:04:58 | 显示全部楼层


亻可白 发表于 2023-8-2 18:09
加buffer或者level shift的形式


只有VCO的输出端加,还是每一个模块后面都加?我是只给vco的输出端加了一个反相器
发表于 2023-8-3 09:23:30 | 显示全部楼层


exploitwor 发表于 2023-8-3 09:04
只有VCO的输出端加,还是每一个模块后面都加?我是只给vco的输出端加了一个反相器 ...


反相器首尾最好加一个电阻,VCO输出的DC点不确定的;如果是差分输出,可以加比较器。
 楼主| 发表于 2023-8-3 10:36:49 | 显示全部楼层


exploitwor 发表于 2023-8-3 09:04
只有VCO的输出端加,还是每一个模块后面都加?我是只给vco的输出端加了一个反相器 ...


在只在vco输出端加,主要是为了给到分频器输入,方波的话会易于分频器确定上升沿,自偏置反相器的话看仿真结果有没有必要了,一般是为了确定其沿即可
发表于 2023-8-3 21:45:12 | 显示全部楼层
赞赞
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:51 , Processed in 0.015805 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表