在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1359|回复: 4

[求助] Auto-zero中用有源电容取代积分器解决settling问题如何理解

[复制链接]
发表于 2023-6-24 11:57:39 | 显示全部楼层 |阅读模式
5资产
图1是一个auto-zeto电路,在误差采样阶段和信号放大阶段,C1电容上的电压不同,会导致Vout上有spike。然后书中提出的解决办法是将C1换成有源电容,如图2所示,G4和C1组成有源电容。请教各位大佬,那个有源电容在误差采样阶段的工作原理该如何分析呢?感谢大家的宝贵意见!


                               
登录/注册后可看大图

图1

                               
登录/注册后可看大图

发表于 2023-6-25 16:32:47 | 显示全部楼层
这是哪本书,我之前做的AZ结构和这个不一样呀,是带辅助输入端口的两个运放组成的
 楼主| 发表于 2023-6-27 15:38:07 | 显示全部楼层


zang0088 发表于 2023-6-25 16:32
这是哪本书,我之前做的AZ结构和这个不一样呀,是带辅助输入端口的两个运放组成的 ...


就是Johan F.Witte的Dynamic Offset Compensated CMOS Amplifiers

发表于 2023-6-28 16:45:07 | 显示全部楼层


mumu木木 发表于 2023-6-27 15:38
就是Johan F.Witte的Dynamic Offset Compensated CMOS Amplifiers


是不是这个电容与运放组成的积分器,可以抑制电容本身的电荷注入?
 楼主| 发表于 2023-6-28 23:10:43 | 显示全部楼层


zang0088 发表于 2023-6-25 16:32
这是哪本书,我之前做的AZ结构和这个不一样呀,是带辅助输入端口的两个运放组成的 ...



                               
登录/注册后可看大图


请问你说的输入带辅助运放的是这种结构吗?
话说这个结构我看的也是迷迷糊糊,能否请你稍微解释一下呢?
谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 21:03 , Processed in 0.050333 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表