在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 麟轩

[求助] LDO设计求助

[复制链接]
发表于 2023-6-1 23:30:19 | 显示全部楼层


麟轩 发表于 2023-6-1 23:20
您好,就是可以基准电压直接设置成0.4V吗,这样反馈系数为1会难以保证稳定性问题吗,还是其实问题不大?
...


必须小于0.4V吧?因为[size=f624_21");]Vout=Vref(1+R1/R2),你的R1/R2不可能为0吧。

LDO我没做过,不清楚结构改进细节
 楼主| 发表于 2023-6-1 23:35:17 | 显示全部楼层


垂直雨林 发表于 2023-6-1 23:30
必须小于0.4V吧?因为Vout=Vref(1+R1/R2),你的R1/R2不可能为0吧。

LDO我没做过,不清楚结构改进细节:di ...


就是想的Vref比0.4还小,会不会太小了一点,这样作为PMOS输入对管栅极可以吗?本来想的就是R1设成0直接反馈回去,R1是可变的来调输出范围,我也完全没做过,所以不清楚行不行,谢谢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 04:00 , Processed in 0.014192 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表