在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1516|回复: 5

[求助] SAR ADC测试板问题

[复制链接]
发表于 2023-5-9 20:56:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人ADC测试小白,根据在论文中调研的方法,设计了如下测试板。TVIN\TVIP为差分输入信号的测试端口,开始测试前R8与R2不进行焊接,输入正弦信号,在TVIN\TVIP端都可观察到输出信号。随后进行与ADC芯片的联合测试,将R8和R2进行焊接,此时在TVIN\TVIP端都没有信号产生,导致无法获得正确结果,请各位前辈帮忙勘误解惑。

测试电路原理图

测试电路原理图

发表于 2023-5-10 11:37:43 来自手机 | 显示全部楼层
信号多快呢?vip/vin处是不是和tvip/tvin一样呢?以及后面的load长什么样子?
 楼主| 发表于 2023-5-10 12:02:13 | 显示全部楼层


icdane 发表于 2023-5-10 11:37
信号多快呢?vip/vin处是不是和tvip/tvin一样呢?以及后面的load长什么样子?


感谢回复。输入信号2MHz,采样时钟13MHz,VIN和VIP直接连接着待测ADC芯片的采样开关电路和比较器电路。出现的问题是R2与R8不进行焊接,TVIN和TVIP输出正常,在将R2与R8焊接之后,TVIN和TVIP都测不到原来的差分信号了,只剩下噪声。
发表于 2023-5-10 12:07:50 | 显示全部楼层
your input will be mostly filtered out by the 0.1uF cap.
on the other hand, the two big cap will load your ADC, so your ADC will see almost no input.
if you are using narrow band signal, consider BPF, or LPF with 3dB around your Nyquist input
 楼主| 发表于 2023-5-10 13:26:53 | 显示全部楼层


icdane 发表于 2023-5-10 12:07
your input will be mostly filtered out by the 0.1uF cap.
on the other hand, the two big cap will lo ...


感谢您的回复!
发表于 2024-6-26 10:40:45 | 显示全部楼层
请问ADC测试板应该怎么画呢,一点头绪都没有
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:03 , Processed in 0.020885 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表