在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: lymyoujian

关于SoC中总线与DMA设计

[复制链接]
发表于 2010-1-14 17:02:08 | 显示全部楼层
DMA 还是不是很懂啊
发表于 2010-1-20 16:43:26 | 显示全部楼层
所有不通过执行指令就可以倒数据的模块都可以算DMA或具有DMA的功能。简单的DMA可以是挂在一条总线上的Master。复杂的可以挂在多个总线上。DMA的programming model可以参考很多芯片的Reference Manual。一般大公司的Reference Manual很详细。
发表于 2010-1-22 22:14:37 | 显示全部楼层
dfrert gtry bhyh
发表于 2010-1-22 22:17:09 | 显示全部楼层
vcdv cv
发表于 2010-1-22 22:20:30 | 显示全部楼层
last one
发表于 2010-2-19 14:36:28 | 显示全部楼层
Ha, Ha, just design can take as master, can burst write memory.
发表于 2010-3-13 21:45:42 | 显示全部楼层
DMA最简单的理解就是个倒爷,负责减轻core工作或者其他soc上的核心控制器工作的负担,进行内存/外存/设备之间的数据搬运什么的,而不需要core自己占用时间来做这些操作,这样core就可以节省出更多的时间来做其他的工作
发表于 2010-3-18 05:33:05 | 显示全部楼层
39# cyflamingo

How complex your DMA is depend on how many channels and what king of arbitration you want to do?
You can do it as simple as round robin but it is not good for some application such as video.
and deal with different clock domain could be an issue.
发表于 2010-3-18 22:49:05 | 显示全部楼层
不是很清楚
发表于 2010-4-12 11:02:45 | 显示全部楼层
刚好最近要做了机遇AMBA总线的项目,过些时间可能要做了DMA ,好好预习下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 15:23 , Processed in 0.020937 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表