在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5138|回复: 27

design and simulate a folded-cascode amp in LPF

[复制链接]
发表于 2008-1-15 21:27:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Praktikum System-on-Chip    Analog Design
Objective:
1. To design and simulate a folded-cascode amplifier with biasing circuits and output stage.  
2. To practice layout of the amplifier in Cadence Layout editor, and perform DRC, extraction,
LVS, and post-layout simulation.
3. To apply the amplifier in a low-pass filter for use as the analog part of a sigma-delta digital-to-
analog converter and in an audio amplifier with low THD and an output power of 250 mW.
4. To apply the filter and the audio amplifier as analog parts of an sigma-delta digital-to-analog
converter.

PSoC_Analog_Design_Labor.pdf

2.22 MB, 下载次数: 179 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2008-1-16 00:16:45 | 显示全部楼层
顶一下
发表于 2008-1-16 01:20:40 | 显示全部楼层
看看应该不错
发表于 2008-1-16 01:22:18 | 显示全部楼层
不错不错相当不错
发表于 2008-1-16 01:28:47 | 显示全部楼层
非常感謝無私的分享
发表于 2008-1-16 10:01:00 | 显示全部楼层
謝謝分享啊
发表于 2008-1-17 09:17:13 | 显示全部楼层
非常感謝無私的分享
头像被屏蔽
发表于 2008-9-16 20:31:59 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2008-9-17 08:58:01 | 显示全部楼层
111111111
发表于 2008-10-3 21:37:51 | 显示全部楼层
好哦啊东西
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:33 , Processed in 0.026701 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表