在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1435|回复: 4

[求助] DFT 覆盖率

[复制链接]
发表于 2022-12-20 11:33:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我做一个芯片的dft,发现有些组合逻辑比较大的模块覆盖率比较低,有大侠遇到过类似问题么?
覆盖率低的本质原因是什么?一般怎么解决此类问题。
发表于 2023-1-30 09:33:18 | 显示全部楼层
覆盖率低的本质原因是不可控制,不可观察两类,具体的原因需要debug下,适当的时候加一些testpoint解决。当然也会有可能是testproc配置问题导致
发表于 2023-2-1 09:19:59 | 显示全部楼层
看看模块内部算法逻辑,还有模块端口是不是有在dft 模式下面tie的信号。
发表于 2023-11-1 11:19:37 | 显示全部楼层


voiluce 发表于 2023-2-1 09:19
看看模块内部算法逻辑,还有模块端口是不是有在dft 模式下面tie的信号。


这句话是什么意思啊大佬
发表于 2023-11-1 11:27:22 | 显示全部楼层
8x8的乘法器或加法器等,要想全部覆盖需要2^16个pattern,所以组合逻辑多的地方覆盖率低很正常
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-9 01:00 , Processed in 0.018503 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表