在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1070|回复: 4

[求助] 请教一个关于二阶或者三阶环路滤波电路的问题

[复制链接]
发表于 2022-11-21 11:10:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1.首先是一个二阶环路滤波电路的问题,我按照公式计算出来了二阶环路滤波电路的参数,后仿下在各个工艺角温度下环路稳定性都没有问题,稳定性最差的是SS125℃ 也能有55°左右,然而Vctrl电压的波动大概有3mv左右,我觉得太大了,请问这时候怎么能够减少这个值呢,是否只有增大C2或者减小R1这种方法呢?
2。是一个三阶环路滤波电路,很奇怪三阶环路滤波电路的输出端的波纹非常大,因为我计算出来的最后一个电容只有几十fF,我想是不是是这个电容太小的原因呢?还有之前看到有人虽然做成三阶环路滤波电路 但是使用的时候VCO仍然接的是R3前面的部分,也就是当做二阶环路滤波电路使用,请问这是为什么?
发表于 2022-11-24 10:32:48 | 显示全部楼层
1、确定这3mV ripple 是loop pm 不够造成的?还是cp的mismatch导致的?
发表于 2022-11-24 10:34:32 | 显示全部楼层
2、三阶RC通常位置很高,更何况你的cap那么小没啥效果
 楼主| 发表于 2022-11-24 17:27:58 | 显示全部楼层


love1226 发表于 2022-11-24 10:32
1、确定这3mV ripple 是loop pm 不够造成的?还是cp的mismatch导致的?


目前确定,低频的纹波是CP开关的寄生电容太大导致的时钟馈通效应,我减小了CP开关尺寸以后,低频的纹波小了很多。高频纹波肯定是VCO耦合过来的,但是该纹波呈现出一个下降的趋势,明显是一个充放电的过程,因此我猜测是我的VCO的电流通过输入对管产生了漏电,对LPF充电了。因为我的VCP是直接控制VCO的输入对管,输入对管的漏极就是Vout+和Vout-。因此我目前打算减小VCO的电流来减小纹波梯度,当然这样VCO的相位噪声就会恶化。因此我还需要在尽可能小的电流消耗下尽可能的优化相位噪声。
微信图片_20221124172724.jpg
 楼主| 发表于 2022-11-24 17:34:49 | 显示全部楼层


love1226 发表于 2022-11-24 10:34
2、三阶RC通常位置很高,更何况你的cap那么小没啥效果


感谢,由于我的CP的充放电电流是30uA,但是锁定时,LPF电容上的充放电电流在-40uA至90uA波动,我的LPF是对VDD的。因此应该是有额外的电流对LPF充放电了。高度怀疑是VCO的电流引起的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 17:29 , Processed in 0.019426 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表