在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1381|回复: 5

[求助] level shift怎么仿抗dv/dt特性

[复制链接]
发表于 2022-10-4 21:08:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
image.png 我给的是sw用vpulse 改变VPULSE波形的上升时间,然后输入给一个vpwl的信号 看在输入改变时有没有共模噪声,我想的是通过改变sw上升的速度来仿 但是我发现好像没有什么用 我没加补偿和加了补偿的都是一样的‘?请问一下怎么仿这个抗dv/dt 能达到多少??
发表于 2022-10-5 07:05:33 | 显示全部楼层
不太懂 level shift 不是到某一电压就转换吗??
  你现在仿dv/Dt , 是希望加入 slew rate  ??  那一般抗dv/dt特性 是加 r-c filter 去滤吗?

 楼主| 发表于 2022-10-5 09:37:55 | 显示全部楼层


peterlin2010 发表于 2022-10-5 07:05
不太懂 level shift 不是到某一电压就转换吗??   你现在仿dv/Dt , 是希望加入 slew rate  ??  那一般抗dv/d ...


不是 我是想看看抗dv/dt能力能达到多少
发表于 2022-10-5 21:12:40 | 显示全部楼层
ONLY FIND PAPER
A 50V high-speed level shifter with high dv/dt immunity for multi-MHz DCDC converters 50V High-Speed Level Shifter with High dvdt immunity 2014.pdf (4.04 MB, 下载次数: 28 )

The High-Voltage Level Shifter with dV/dt noises Shielding

The High-Voltage Level Shifter with dV dt noises Shielding.pdf (439.74 KB, 下载次数: 29 )

发表于 2022-10-5 21:33:55 | 显示全部楼层
kanakna
发表于 2022-10-7 17:29:12 | 显示全部楼层
Thanks for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 04:21 , Processed in 0.027667 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表