在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1262|回复: 2

[求助] 同时具备拉电流和吃电流能力的LDO 设计

[复制链接]
发表于 2022-8-31 11:18:12 | 显示全部楼层 |阅读模式
500资产
想要设计一个 输入电压1.8V,输出1.5v, 负载电流大200uA的LDO, 但是负载那边还要具备吃电流的能力,所以反馈分压电阻不能很大,输出电压点就会很高,超过1.5V,需要在输出端额外再设计一个相关解决方法。 求助求助

发表于 2022-8-31 13:47:00 | 显示全部楼层
需求表述不清。猜测意思是负载电流IL=-??uA时,环路不起作用了,输出电压超过1.5V。低频的加下拉电流,高频的加大电容,就行了。
发表于 2022-8-31 13:58:51 | 显示全部楼层
一种方法就是用class AB的OP外加反馈电阻来做,这样既有上拉能力也有下拉能力,这种方法与一般的OP+pmos的方式会有不同,但是结果是一样的;
另一种就是你还是OP+pmo 加反馈电阻,然后在输出端增加一个Slew rate enhancement的电路,这个电路可以增加输出下拉的能力,这个Slew rate enhancement的电路可以用OP中产生的bias来对输出进行反馈控制
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 22:40 , Processed in 0.018638 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表