在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1554|回复: 4

[求助] 衬偏效应的一点疑问

[复制链接]
发表于 2022-8-29 16:53:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一般电路中管子都是n管体电位接地,p管体电位接vcc。这样由于衬偏效应会导致中间的管子阈值电压比较大,使得电压裕度较小,在某些情况使一些管子进入线性区,bs短接让vbs=0可以减小衬偏效应,从而减小阈值电压。
那么请问各位大佬,为什么一般vbs不短接呢,这样设计电路有什么危害?(比如衬底可能正偏?)
发表于 2022-8-29 17:28:42 | 显示全部楼层
b和s短接完全可以,缺点是会增大版图面积,因为要单独挖一个well,并且有些匹配的管子就放不到一起了。
正偏是绝对不允许的,会引起很大漏电,管子功能也会失效,仿真看看就知道了。
发表于 2022-8-29 18:24:16 | 显示全部楼层
你要是为了性能需要短接就可以短接,前提如楼上所说,工艺要支持独立well即可
 楼主| 发表于 2022-8-30 10:43:09 | 显示全部楼层


xuwenwei 发表于 2022-8-29 18:24
你要是为了性能需要短接就可以短接,前提如楼上所说,工艺要支持独立well即可 ...


懂了,谢谢大佬
 楼主| 发表于 2022-8-30 10:46:26 | 显示全部楼层


acging 发表于 2022-8-29 17:28
b和s短接完全可以,缺点是会增大版图面积,因为要单独挖一个well,并且有些匹配的管子就放不到一起了。
正 ...


明白了,谢谢~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 00:56 , Processed in 0.016920 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表