在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1263|回复: 3

[求助] 关于bandgap的问题

[复制链接]
发表于 2022-7-29 17:55:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近仿真bandgap,输出0.5Vref,仿真出来的 psr与 内部opamp的增益出入很大,想问问如何提高PSR,还有BG的psr 对后面LDO模块PSR影响大吗
发表于 2022-7-29 19:10:35 | 显示全部楼层
你看的是低频PSRR还是高频?低频的话check一下高温非source tie管的漏电和电源有没有到输出的其他路径。另外运放diode是NMOS还是PMOS?高频PSRR的话可以考虑运放用cascode补偿的方式。对后级LDO的影响这个具体也要看LDO那边有没有更差的路径。
 楼主| 发表于 2022-8-8 09:54:15 | 显示全部楼层


fdanalog 发表于 2022-7-29 19:10
你看的是低频PSRR还是高频?低频的话check一下高温非source tie管的漏电和电源有没有到输出的其他路径。另 ...


运放输出级是 PMOS diode
 楼主| 发表于 2022-8-12 16:36:37 | 显示全部楼层
最近仿真,1.0VVDD下的bandgap的psr做不上去
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 10:11 , Processed in 0.021019 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表