在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2441|回复: 2

[求助] 关于cadence PLL verification workshop里面的phase domain noise模型的一些问题

[复制链接]
发表于 2022-4-8 13:56:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好。最近看了论坛上一个朋友发出来的pll verification workshop,自己研究了一下,基本没啥特别的东西。

但我看了一下phase domain模型,这个还有点意思。

一般我们都是在matlab 或者cadence用理想元件来搭AC模型。但这个phasedomain 里面的模型给出了svcvs可以用来模拟s-domain模型。然后噪声就直接用verilog-A来模拟thermal or flicker noise. 这两点还是挺有意思的。

具体像问的是,这个模型里面,为啥子lpf的噪声后面接了一个 1/(1+1.9e-7s)的filter,然后vco的噪声模型后面,也接了一个50e6/S的integrator; 然后再接入环路。为啥会有这两个东西?不是很懂。
另外vco的噪声模型,这两个值是怎么来的?这个跟仿真出来的vco 噪声曲线不大一样啊


image.png

image.png

image.png

发表于 2022-8-30 09:25:02 | 显示全部楼层
请问楼主,上面的问题弄清楚了吗?也非常想知道答案
发表于 2023-8-25 08:09:28 | 显示全部楼层
谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 23:25 , Processed in 0.019269 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表