在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1247|回复: 0

[求助] Switch capacitiance 1/f noise

[复制链接]
发表于 2022-3-23 10:44:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 qsh3330 于 2022-3-23 10:45 编辑

近期在仿真开关电容电路中发现MOS开关在开关频率处引入了很大的1/f noise,仿真原理图如下:

1.jpg

通过正弦信号源V0产生带直流偏置700mV,交流幅值500mV的正弦信号输入MOS栅极,MOS栅极、源极直接连接两个port,仿真PSS+PSP得到如下仿真结果:

2.jpg

左图为PSP中NF的结果X轴刻度499.99MHz-500.01MHz,Y轴2.398dB-2.4035dB,右图为正弦信号源输入栅极的信号,从左图NF结果上发现在开关频率处(500MHz)噪声系数存在较大突变的情况,将500MHz附近NF结果图放大如下图所示:

3.jpg

表现为500MHz点频处噪声系数低,500MHz往两侧频偏噪声很大,提高仿真精度,500MHz两侧两个仿真点越靠近500MHz,噪声系数上升的幅度越大。通过Cadence ADE-Simulation-Options-Analog-NOISEOPTIONS中关闭MOS的flicker noise,Noise Contribution选择on,Instance List选择所有器件及端口,noiseon_type只选择thermal、shot、ign等噪声,不选择flicker noise,仿真结果发现整体噪声系数降低,且在500MHz处无此前的突变现象。

在实际的switch capacitance电路中通过PSS+PSP或PSS+Pnoise仿真整体电路噪声系数发现在时钟频率处同样出现如上当个MOS开关噪声系数突变的情况,在ADE simulation Output Log中同样发现warning提示忽略了开关频率处无穷大的flicker noise,因此猜想在开关频率处switch capacitance电路将1/f noise在0Hz附近的噪声上变频至开关频率处,导致在开关频率处产生该现象。

想请教Cadence仿真Switch capacitance电路噪声系数的方法是否有误以及开关频率处1/f noise异常增大的情况怎么接近或是在实际中是否存在该情况,暂时无法判断是电路结构问题还是仿真方法或仿真器的问题。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 21:58 , Processed in 0.016330 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表