在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3528|回复: 5

[求助] 请问这种PMOS做输入的五管OTA的PSR公式是什么?

[复制链接]
发表于 2022-3-8 10:51:40 | 显示全部楼层 |阅读模式
10资产
image.png 我为了降低NMOS的噪声将NMOS的gm减小,结果PSR也跟着下降了,难道NMOS的gm会影响电路的PSR吗?

发表于 2022-3-8 14:11:34 | 显示全部楼层
拉扎维第275页
发表于 2022-3-8 14:54:05 | 显示全部楼层
贴图看看?
 楼主| 发表于 2022-3-8 15:28:38 | 显示全部楼层


拉扎维书上只有NMOS做输入的OTA吧,我感觉和PMOS做输入的算法不一样
发表于 2023-8-17 13:55:36 | 显示全部楼层
pmos输入对的五管OTA,个人认为对电源抑制能力比较强。
VDD首先看进去的是p尾电流源,它的栅极偏置一般是一个二极管接法的pmos和电流源组成,因此如果VDD发生Δvdd的变化,Vg也会变化Δvdd,因此p尾电流源只显示rop的阻抗,p尾电流源的漏极电压记为vs,再往下看是以vs作为电源的p输入对的源极,那么从vs看下去的阻抗Rd就非常小,1/gm量级,vs的变化幅度就是Rd和p尾电流源的rop分压,vs变化幅度很小。vs变化对vo的影响,就自己推导吧,我跑了一下仿真,vdd到vo的增益有-60dB,同时nmos输入对的五管OTA的vdd到vo的增益接近0dB。
发表于 2023-12-11 11:06:17 | 显示全部楼层
五管运放的PSR的影响主要包括两部分:受控电流源和独立电压源。用叠加定理,但看电压源的影响的话,vout=vdd*RM/(RD+RM);其中RD是vout往上看的阻抗,RM是vout往下看的阻抗。你这边把n管gm降低,就是提高了RM。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-16 10:18 , Processed in 0.026879 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表