在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2340|回复: 2

[资料] JPEG/MJPEG 图片编码/解码IP核(FPGA/ASIC通用)

[复制链接]
发表于 2022-3-5 10:03:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1. 功能介绍
jpeg_axi图片编解码器由硬件描述语言verilog实现,此设计经过FPGA EDA工具编译后可集成于可编程逻辑器件(FPGA)平台;也可以使用Synopsys Design Compiler综合后作为ASIC芯片的IP核使用。该视频编码器输出文件完全符合JPEG标准;解码器能解码jpeg_axi自己编码的文件。
该设计针对硬件面积,编码帧率,综合频率做了设计结构上的优化。
该设计对FPGA实现做了特别的时序优化,在Xilinx Zynq7020上可以综合到133MHZ,单核就能够实现1080P@30fps编码的FPGA应用场景,双核可以实现1080P@60fps的编码应用场景。
2. IP 特色
l 编解码帧率高:1080P30理论编解码最低时钟频率是120MHZ
l 硬件面积小:编码器,解码器集成在一起,共享硬件逻辑,在zynq7020上,只占25%的逻辑资源
l 编码质量动态可调
l JPEG核心算法运算都由HW完成,CPU只是配置地址等基本寄存器
l 标准APB+AXI接口,集成方便
3. 应用场景
l 无人机航拍
l 行车记录仪
l 图片抓拍
l ……

image.png
具体介绍见附件。


JPEG_编解码器使用说明_v1.8.pdf

339.07 KB, 下载次数: 46 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2022-7-21 22:17:21 来自手机 | 显示全部楼层
多少米
 楼主| 发表于 2022-9-3 08:48:17 | 显示全部楼层
有需求,加企鹅:1691246122细聊。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-25 13:18 , Processed in 0.016236 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表