在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4911|回复: 10

[求助] 跑XRC遇到layer no mapped to a calibrated layer的问题

[复制链接]
发表于 2022-2-14 23:49:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如图,跑XRC遇到layer no mapped to a calibrated layer的问题,请问怎么解决
IMG_20220214_234038.jpg
发表于 2022-7-26 20:30:24 来自手机 | 显示全部楼层
遇到同样问题,楼主后来怎么解决了吗
发表于 2022-7-27 09:17:46 | 显示全部楼层
需要在你的XRC文件中写上PEX MAP GATE n18_gate,其中GATE是指mipt或ict文件中的gate,你需要看看你的mipt或ict文件的gate是哪一层,然后写上去
发表于 2023-2-14 17:08:16 | 显示全部楼层


li_da_chao 发表于 2022-7-26 20:30
遇到同样问题,楼主后来怎么解决了吗


请问层主您是怎么解决的这个问题呀
发表于 2023-5-17 13:29:54 | 显示全部楼层
请问层主您是怎么解决的这个问题呀
发表于 2023-6-26 09:51:58 | 显示全部楼层
xrc文件中缺失相关层次的定义,需要补充定义
发表于 2023-10-11 21:15:50 | 显示全部楼层


carter_jim 发表于 2022-7-27 09:17
需要在你的XRC文件中写上PEX MAP GATE n18_gate,其中GATE是指mipt或ict文件中的gate,你需要看看你的mipt或 ...


请教下XRC文件时什么文件?,我这里只看到 ircx文件。

这个具体怎么些呀,能给个示例吗?
发表于 2023-10-12 10:30:35 | 显示全部楼层


adong2838 发表于 2023-10-11 21:15
请教下XRC文件时什么文件?,我这里只看到 ircx文件。

这个具体怎么些呀,能给个示例吗?


如果没有 rule.s文件,可以直接写在LVS文件里,或者单独写一个rule.s文件 include进lvs里
发表于 2023-10-12 15:21:00 | 显示全部楼层


carter_jim 发表于 2023-10-12 10:30
如果没有 rule.s文件,可以直接写在LVS文件里,或者单独写一个rule.s文件 include进lvs里
...


感谢大佬回复。

我这通过calibre 跑 pex 寄生提取时,也出新类似的错误。

                               
登录/注册后可看大图


检查 calibre.rcx

pgate11 = pgate10 NOT TN2
pgate12 = pgate11 NOT AVTP
pgate_mac = pgate12 NOT AVTP2  //  CORE PMOS MAC


检查 xrc_mapping

PEX MAP ULP_2D5VIO_PMOS                pgate_lnvt25_mac
PEX MAP ULP_CORE_PMOS                  pgate_mac
PEX MAP ULP_CORE_PMOS                  pgate_pu_ellsr
PEX MAP ULP_CORE_PMOS                  pgate_pu_ellsr_mac


检查 对应的 mipt

derived = ULP_CORE_PMOS {
  derived_type = seed
  layer_bias = 0.002850000
  tc1 = -1.46300e-05
  tc2 = 0.00000e+00



看上去都有定义,但跑pex还是有报错,不知道怎么解决,还请大佬指点

发表于 2023-10-12 16:14:55 | 显示全部楼层


carter_jim 发表于 2023-10-12 10:30
如果没有 rule.s文件,可以直接写在LVS文件里,或者单独写一个rule.s文件 include进lvs里
...


感谢大佬回复,我在跑calibre-pex时也出现类似问题。


                               
登录/注册后可看大图

检查 calibre.rcx

pgate11 = pgate10 NOT TN2
pgate12 = pgate11 NOT AVTP
pgate_mac = pgate12 NOT AVTP2  //  CORE PMOS MAC

检查xrc_mapping

PEX MAP ULP_2D5VIO_PMOS                pgate_lnvt25_mac
PEX MAP ULP_CORE_PMOS                  pgate_mac
PEX MAP ULP_CORE_PMOS                  pgate_pu_ellsr

检查 mipt文件

derived = ULP_CORE_PMOS {
  derived_type = seed
  layer_bias = 0.002850000
  tc1 = -1.46300e-05
  tc2 = 0.00000e+00


看上去都有定义,但执行PEX 还是报错,请教大佬这个怎么解决呀?

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 23:20 , Processed in 0.046364 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表