在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2232|回复: 4

[求助] 单元库版图设计共质心问题

[复制链接]
发表于 2021-12-26 21:01:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求助大佬们,单元库设计的时候,像大驱动倍数的与非门、或非门等等,在版图上对输入信号的排布有讲究吗?
下图的几种排布方式好像都能画,需要考虑共质心的问题吗?还是和mismatch有关?
微信图片_20211226205532.jpg


发表于 2021-12-26 21:14:30 | 显示全部楼层
depend on you care about mismatch or not
 楼主| 发表于 2021-12-26 22:50:02 来自手机 | 显示全部楼层


任性 发表于 2021-12-26 21:14
depend on you care about mismatch or not


那请问一般什么时候会考虑mismatch?
发表于 2021-12-27 00:27:40 | 显示全部楼层


Qucklly 发表于 2021-12-26 22:50
那请问一般什么时候会考虑mismatch?


when you care about accuracy
发表于 2022-2-25 10:45:13 | 显示全部楼层
电流镜,差分对,以及designer要求的其它电路需要考虑mismatch。nand,nor之类的mos不需要考虑mismatch
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:06 , Processed in 0.023416 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表