在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: yjj_123

[讨论] PLL锁定Vctrl抖动产生原因

[复制链接]
发表于 2021-12-9 07:36:17 来自手机 | 显示全部楼层
确实锁定了吗?对比一下反馈的时钟和参考时钟看看?
 楼主| 发表于 2021-12-9 09:19:41 | 显示全部楼层


Chris_foo 发表于 2021-12-9 07:36
确实锁定了吗?对比一下反馈的时钟和参考时钟看看?


锁定了肯定
发表于 2021-12-16 21:32:49 | 显示全部楼层
刚看到你说的这个是小数锁相环,这个行为是正确的。不同时刻的反馈分频不一样
发表于 2021-12-18 16:47:20 | 显示全部楼层
你的PLL是工作在小数还是整数模式。如果是整数模式,检查一下CP电流源的失配和LPF的漏电;如果是小数模式,还需要检查SDM的输出。主要是看SDM输出序列的频谱是否和理论一致
发表于 2023-3-15 13:49:17 | 显示全部楼层


磐磬 发表于 2021-12-18 16:47
你的PLL是工作在小数还是整数模式。如果是整数模式,检查一下CP电流源的失配和LPF的漏电;如果是小数模式, ...


同意,要么是MASH的noise-shaping问题,要么是charge pump的mismatch问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 13:01 , Processed in 0.018908 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表