在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2066|回复: 4

[原创] 时钟通路抖动的仿真

[复制链接]
发表于 2021-9-19 21:15:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
时钟抖动(Clock Jitter)是高速ADC的重要参数之一。当输入信号频率达到1GHz后,仅仅50fs的时钟抖动就将SNR限制在70dB以内Clock Jitter包括时钟源引入的Jitter和时钟通路引入的Jitter。通常时钟源Jitter是已知的,当我们计算出ADC允许的最大Jitter后,就可以得到允许的最大时钟通路Jitter,时钟通路Jitter的仿真可以使用PSS+Pnoise,具体可以参考下面这篇文章~
时钟通路抖动的仿真



发表于 2021-9-19 23:22:09 | 显示全部楼层
赞一个
发表于 2021-9-20 16:23:33 | 显示全部楼层
赞一个
顺便问一下,Jee还有Jcc都是什么意思?
 楼主| 发表于 2021-9-21 09:55:20 | 显示全部楼层


老尤皮 发表于 2021-9-20 16:23
赞一个
顺便问一下,Jee还有Jcc都是什么意思?


Jcc是“Cycle to Cycle Jitter”,意思就是不同Cycle之间的差别
Jee我记不太清了,不过Help文档里有说明


发表于 2021-9-21 14:11:21 | 显示全部楼层


supercheetah 发表于 2021-9-21 09:55
Jcc是“Cycle to Cycle Jitter”,意思就是不同Cycle之间的差别
Jee我记不太清了,不过Help文档里有说明
...


原本论坛里也有人分享过jitter的仿真
http://bbs.eetop.cn/thread-563784-1-1.html
不过他用的是Jee,所以我想问一下Jc和Jee的区别
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 22:22 , Processed in 0.023878 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表