在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3349|回复: 6

[原创] 数字CDR 加入PI 取代 VCO

[复制链接]
发表于 2021-8-25 04:21:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
8aa989d3566c34eb886ace4946e18da.png
发表于 2021-8-29 13:14:42 | 显示全部楼层
GOOOOOOOOOOOOD
 楼主| 发表于 2021-9-1 12:20:56 | 显示全部楼层
一个SerDes通道(channel)使用4个引脚(Tx+/-,Rx+/-), 目前的FPGA可以做到高达28Gbps。而一个16bits的
DDR3-1600的线速率为1.6Gbps*16 = 25Gbps,却需要50个引脚
发表于 2022-7-30 11:52:42 | 显示全部楼层
请问大侠还在做CDR吗
发表于 2022-8-16 17:14:09 | 显示全部楼层
 楼主| 发表于 2022-8-23 13:54:54 | 显示全部楼层
JESD204  与ADC、DAC 之间有DDC  ,DUC
 楼主| 发表于 2022-9-1 13:16:32 | 显示全部楼层
yes ,we start it for these years
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-6 07:51 , Processed in 0.021696 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表