在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: sh_zh

simulink中sigma-delta调制器以及数字滤波器仿真

[复制链接]
发表于 2022-6-21 22:17:15 | 显示全部楼层


小海滩 发表于 2021-8-6 11:27
简单来说经过数字滤波器降采样之后,用来做FFT分析的有效的点变少了。
所以带着数字滤波器仿真时间应该是  ...


cadence的话可以在ams中将dsm输出码流文件导入数字滤波器中仿,还挺快的26万点数大概半个小时(相比之下dsm后仿得好几天哈哈)。或者直接用数字工具例如modelsim进行仿真。然后在matlab可以画出PSD。
发表于 2022-7-13 09:46:19 | 显示全部楼层
怎么才能忽略前面的点呢,目前遇到了和你一样的问题,还请不吝赐教
发表于 2022-7-13 10:28:06 | 显示全部楼层
想请教一下楼主,我目前在做同样的结构,看到每一级滤波器后都加了频谱分析,每级PSD采样频率都是调制器的Fs吗?,还是说与抽取倍数有关,要是与抽取倍数有关,那CIC补偿滤波器PSD采样频率怎么设置?
 楼主| 发表于 2022-7-14 10:41:58 | 显示全部楼层


qq1667500670 发表于 2022-7-13 09:46
怎么才能忽略前面的点呢,目前遇到了和你一样的问题,还请不吝赐教


可以将数据导出,用.m文件跑PSD,很容易实现忽略前面的数据
 楼主| 发表于 2022-7-14 10:42:52 | 显示全部楼层


qq1667500670 发表于 2022-7-13 10:28
想请教一下楼主,我目前在做同样的结构,看到每一级滤波器后都加了频谱分析,每级PSD采样频率都是调制器的F ...


每一级后采样频率都在变,是Fs除以抽取率
发表于 2022-7-20 15:24:34 | 显示全部楼层
image.png 这是目前设计的结构,存在两个问题1.CIC滤波器进行加减运算时总是有溢出;2.两种类型的滤波器级联时出现字长不匹配,比如CIC滤波器设计的输出字长是26,CCIC输入字长是16,如果直接截取高16位的话,误差回非常大,想问一下楼主要怎么解决这些问题?

发表于 2022-7-26 14:35:15 | 显示全部楼层
调制器输出是1bit的数字码,CIC滤波器输入字长和输出字长要怎么给合适?
发表于 2022-7-27 10:56:17 | 显示全部楼层
楼主你好,看到你在做SDADC降采样滤波器,我做的调制器输出是1bit数字码,想请教一下滤波器输入输出字长要怎么处理,总是有溢出,还有两种类型滤波器级联时会有字长问题该怎么解决,求解答
发表于 2022-7-28 10:20:43 | 显示全部楼层
楼主,本人目前也在做这个,CIC 滤波器的PSD有16bit,但是后面接了补偿滤波器信噪比暴降,请问是什么原因呢
 楼主| 发表于 2022-7-28 16:38:37 | 显示全部楼层
是不是因为处理数据时把无效的数据算进去了?可以多跑些数据,省略前面的部分数据
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-20 07:43 , Processed in 0.024953 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表