在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1978|回复: 3

[求助] DAC单位电容增加有效为数为啥增大?

[复制链接]
发表于 2021-7-22 18:13:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我做了一个三阶噪声整形的电路,采用10bits度SAR ADC,理论上能够达到16.95bits.我根据DNL、INL以及KT/C噪声条件算出单位电容大于16.59fF即可,第一次取到单位电容25fF,有效位数15.7bits;第二次取到30fF,有效位数16.3fF,第三次取到来该工艺最大度单位电容37fF,有效位数16.55bits。
DAC采用最简单的二进制阵列,gpdk045度工艺,电容是mimcap。想知道为啥有效位数能一直增大?请大家指点一下,提提宝贵的意见。另外我用ubuntu系统,这里面度WPS字符出现乱码,大家有什么解决方法吗?


图片.png
2021-07-22 18-11-18屏幕截图.png
发表于 2021-7-22 19:19:00 | 显示全部楼层
di 是 digital code 还是 失配系数?
 楼主| 发表于 2021-7-22 19:29:03 | 显示全部楼层


geo24 发表于 2021-7-22 19:19
di 是 digital code 还是 失配系数?


下面这张图和仿真结果无关,只是wps出现乱码的示意图
发表于 2021-7-26 17:26:04 | 显示全部楼层
好奇你的三阶整形是怎么实现的?
你电路里加了噪声仿的吗?如果加了噪声的话,电容越大,噪声越小,所以ENOB越高。如果没有加噪声的话,可能是电容的寄生也在随着你的单位电容变化,这可能会影响到你的ADC最大的输入范围,从而影响你的ENOB。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-30 13:45 , Processed in 0.018585 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表