在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1682|回复: 5

[求助] 关于LDO系统失调的问题,急急急!!!!

[复制链接]
发表于 2021-7-20 14:50:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做LDO的学习和设计,在仿真输出电压的蒙卡时。在某些工艺角下系统失调达到3.5mV,随机失调是可以通过提高输入级的输入对管以及负载对管的mismatch来减小,但是为什么系统失调会这么大????在该工艺角下环路增益有79dB
请各位大佬指点迷津!!!!感谢感谢
发表于 2021-7-21 00:12:48 | 显示全部楼层
PVT ,all load仿真时,EA 输入端差值Vid才叫系统失调。
 楼主| 发表于 2021-7-21 13:32:29 | 显示全部楼层


夜冷了 发表于 2021-7-21 00:12
PVT ,all load仿真时,EA 输入端差值Vid才叫系统失调。


是的,Vref是900mV,但是LDO输出只有896.5mV,这不就是系统失调吗
发表于 2021-7-21 23:45:46 | 显示全部楼层


F548362 发表于 2021-7-21 13:32
是的,Vref是900mV,但是LDO输出只有896.5mV,这不就是系统失调吗


这个一般都是工作点的问题。在空载下面误差较大的原因是EA 输出pmos 管进入线性区;在满载误差较大的原因是环路增益下降;当然也有可能是EA 结构不合理。
发表于 2021-7-22 09:00:34 | 显示全部楼层
运放输出静态点值与另一端静态点值偏差大导致(单独输出时候,是电流镜负载那里的DC值),这个偏差电压除以你OP的增益就是你在输入端看到的系统失调。
发表于 2021-7-22 13:26:58 | 显示全部楼层
没有电路图,不好分析。把电路图贴出来看看。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 07:17 , Processed in 0.017022 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表