在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2068|回复: 0

[原创] Xilinx PCI Core BAR2读/写操作时序图

[复制链接]
发表于 2021-6-27 23:40:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 innovation 于 2021-6-28 18:02 编辑

本设计将Xilinx PCI Core的PCI BAR2空间通过跨时钟域同步设计,映射至板载本地晶振时钟域,主要应用于基于FPGA设计的PXI多通道模块。

备注:
1)本时序图不是完整的设计源文件,除图中已有的备注外,没有提供其它的设计说明;
2)阅读本时序图,需要熟悉Xilinx PCI Core,PCI总线规范,FPGA跨时钟域设计原理;
3)图中上部蓝色、绿色、黄色加粗信号即为Xilinx PCI Core的信号。
OkaiPCI_BAR2读操作时序图_低分辨率.jpg OkaiPCI_BAR2写操作时序图_低分辨率.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-22 14:00 , Processed in 0.016823 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表