在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6939|回复: 10

[求助] 关于bandgap的简并偏置点的仿真方法

[复制链接]
发表于 2021-4-25 16:05:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
按照一篇文章的方式进行bandgap的简并偏置点的仿真,但是具体的方式不会操作,如何用cadence绘制出文中所说的IV曲线,以及这种方式的原理是神马

简并点优化的高性能带隙基准电路.pdf

329.45 KB, 下载次数: 707 , 下载积分: 资产 -2 信元, 下载支出 2 信元

参考文章

发表于 2021-4-25 16:33:33 | 显示全部楼层
中文核心期刊误国误民
发表于 2021-4-25 17:45:54 | 显示全部楼层
方法文章里提到了,跑dc扫IV曲线。
原理就是简并点是一个稳态点,即电压源电流为0,所以电路可能会停留在这个状态。设计时只希望有一个简并点。
发表于 2022-4-3 19:32:35 | 显示全部楼层
我还在查什么是简并偏置点......
发表于 2022-4-4 11:32:25 | 显示全部楼层
在基准输出VREF端,加dc扫描电压,看这个电压源在哪些点既不sink也不source电流?正常来说,vref=0和1.2v时不会进出电流的
发表于 2022-10-20 10:24:47 | 显示全部楼层
辣鸡中文期刊
发表于 2022-11-16 10:46:56 | 显示全部楼层
laji国产期刊
发表于 2023-1-6 17:45:51 | 显示全部楼层
谢谢分享
发表于 2023-6-20 17:03:30 来自手机 | 显示全部楼层
谢谢分享
发表于 2024-4-2 14:31:22 | 显示全部楼层
还有几处书写错误,方法不知道是不是靠谱
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:12 , Processed in 0.026315 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表