在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1393|回复: 3

[求助] 关于BAKER书中提到的极点分离有个地方不明白

[复制链接]
发表于 2021-4-16 17:11:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 子车天纵 于 2021-4-16 17:12 编辑

对于一个共源极放大器来说,加入米勒电容后主极点位于1/(Rin*(1+Av)Cc),次极点位于1/(Rout*(1+1/Av)Cc)。BAKER书里写到由于Av随着频率升高不断下降,所以主极点上的等效电容会减小,从而导致Vin随着Av的减小会被“Flatten out”。实现主次极点分裂的效果,这个要怎么理解啊?
image.png image.png



image.png
发表于 2021-4-18 23:50:12 | 显示全部楼层
我不确定我说的对不对,只不过感觉这段的重点是用(21.41)和(21.42)公式的时候需要考虑Av随频率的变化,尤其是(21.42)表示的是远处的非主极点,这个时候Av已经不再是DC gain,而是放大器的高频增益。放大器的高频增益Av很小,所以21.42算出来的值要变大(从9M变成了200MHz)。至于他所说的 flatten out, 我觉得就是指两个极点分开之后,vin没有再一直-20dB/dec的速度减小了。虽然这个我觉得是因为系统中还有零点造成的,你可以看到phase的曲线中途有所增加。不知道书上有没有提到零点的影响。
你可以去http://cmosedu.com/这个网站上看看Baker有没有这里的讲解视频,看看具体是侧重哪里的分析。
发表于 2021-4-19 12:57:55 | 显示全部楼层
我的理解是当输出级的极点进来之后AV就会随着频率下降,所以密勒效应造成的CGD变大这个现象会被逐渐衰减。所以这时输入的vin会出现一个零点,但又被输出的那个极点抵消掉,就像什么都没有发生样的。
 楼主| 发表于 2021-4-19 16:12:08 | 显示全部楼层


方块forever 发表于 2021-4-18 23:50
我不确定我说的对不对,只不过感觉这段的重点是用(21.41)和(21.42)公式的时候需要考虑Av随频率的变化, ...


谢谢解答,主要就是他并没有提到零点和“faltten out”的关系,所以我才觉得疑惑
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 02:39 , Processed in 0.022242 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表