在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 迅哥

[讨论] 二级运放的功耗分配

[复制链接]
发表于 2021-4-16 11:02:22 | 显示全部楼层


迅哥 发表于 2021-4-16 10:34
另外,p246中的图,XY节点的电压是M3和M5的漏,节点电压该如何确定呢,谢谢解答 ...


一般OP是用在闭环里的,这个电压是从闭环环路里确定的。比如LDO里的电阻比例放大环路来确定OP的输出电压。

当然,你可以开环用做比较器,(输入1mV,80dB的增益,那就是10V了,所以输出就是高或者低了。XY的电压也就确定了)
括号里的这个推断是有问题,把大信号小信号混了,只是一种辅助思考方式。
 楼主| 发表于 2021-4-21 15:00:03 | 显示全部楼层
本帖最后由 迅哥 于 2021-4-21 15:25 编辑


yangnanfrank 发表于 2021-4-16 11:02
一般OP是用在闭环里的,这个电压是从闭环环路里确定的。比如LDO里的电阻比例放大环路来确定OP的输出电压 ...


小弟这几天有重新设计了一下运放,总算是有点像样的波形了,但是增益只有76dB,特来请教,第一级采用的是folded cascade,功耗为30uA,第二级共源极32uA*2,设计的时候,第一级folded cascade的输出端节点(即上方的PMOS和下方NMOS的漏端)的电压好像没法用公式来确定。上图为第一级OP,下图为宽摆幅电流镜bias电路,几个NMOS管总是在亚阈值区是为什么呢。 33.jpg 44.jpg
电流镜那几个我通过减小W/L解决了,op第一级这两个还是一直再亚阈值区。






发表于 2021-4-22 14:00:43 | 显示全部楼层


迅哥 发表于 2021-4-21 15:00
小弟这几天有重新设计了一下运放,总算是有点像样的波形了,但是增益只有76dB,特来请教,第一级采用的是fo ...


你怎么解决bias的问题?这个方法可以解决你cascade管子在亚阈值的特性。

但是,这个不是问题的原因。你做设计的时候,尤其是OP设计,需要对单管做很多次的DC仿真。
就比如cascade NMOS管,你现在知道了它的电流。然后你把B端接地,S端接到一个固定电位(这个固定电位就是你自己设计的,设计这个电位的时候,你会确定cascade NMOS管的G端电压,确定bias电路)。扫描Vgs,Vds,画出id-vds(vgs)曲线,这个过程中就把WL确定了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:33 , Processed in 0.016362 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表