在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2350|回复: 2

[求助] PLL整数边界杂散?

[复制链接]
发表于 2021-3-17 16:03:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在使用LMX2595集成锁相源电路时,整数边界杂散比较大,最差值只有-45dBc,有什么好的解决办法?求助各位大侠!谢谢!
发表于 2021-3-17 22:38:09 | 显示全部楼层
Sigma-Delta Modulator  阶数改高。TI自己的Multiplier泄漏太高,电路匹配和退耦增强改善有限,希望国半那些人回归能够改善后续产品吧。
 楼主| 发表于 2021-3-25 10:23:17 | 显示全部楼层
谢谢大侠的指点。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 04:07 , Processed in 0.014490 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表