在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5470|回复: 10

[求助] 带振荡器的电路仿真速度巨慢解决方法

[复制链接]
发表于 2021-2-16 18:39:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,芯片整体规模不大,带了个振荡器,导致电路仿真速度极其缓慢,振荡器不能关闭,但是又没必要考虑其对其他电路的影响,有没有办法加速仿真?
发表于 2021-2-16 20:51:56 | 显示全部楼层
振荡器可以考虑用simulation model
 楼主| 发表于 2021-2-16 22:10:47 | 显示全部楼层


phoenixson 发表于 2021-2-16 20:51
振荡器可以考虑用simulation model


谢谢! 可否简单讲述一下操作方法?
发表于 2021-2-17 08:16:00 | 显示全部楼层
就是将振荡器描述为verilog model,然后通过AMS仿真就可以了
发表于 2021-2-17 11:33:16 | 显示全部楼层
先把osc的功能和频率仿好,然后用verilog-a搭个model,用verilog-a model替代spice model,仿真就快了
发表于 2021-2-17 12:31:38 | 显示全部楼层
设定振荡器的初始条件
发表于 2021-2-17 13:51:18 | 显示全部楼层


bo_feng 发表于 2021-2-17 11:33
先把osc的功能和频率仿好,然后用verilog-a搭个model,用verilog-a model替代spice model,仿真就快了 ...


连verilog-a model都不需要,单独验证好osc电路之后,直接用verilog model来代替osc就好,仿真速度极速提升
发表于 2021-2-17 14:02:27 | 显示全部楼层
但是用model代替如何仿真osc在系统中PVT变化的影响呢?
发表于 2021-2-17 15:12:14 | 显示全部楼层


juliansky 发表于 2021-2-17 14:02
但是用model代替如何仿真osc在系统中PVT变化的影响呢?


Verilog model是非常理想的,应该不能仿振荡器的pvt的
发表于 2021-2-20 12:28:06 | 显示全部楼层


chiwanle 发表于 2021-2-17 15:12
Verilog model是非常理想的,应该不能仿振荡器的pvt的


我的意思就是有时候需要在系统仿真里面反映振荡器的PVT变化,所以光是model不太全面
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-24 10:14 , Processed in 0.027920 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表