在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1557|回复: 5

[求助] ADC测试 PCB电源地不稳

[复制链接]
发表于 2020-12-17 00:25:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  10bit SAR ADC, 采样频率1.7M,并行输出。  模拟1.8V电源和参考电压都由商用电源芯片产生,测试的时候发现在ADC工作时,所有的电源,参考电压以及地上都会有和工作频率一致的抖动,峰峰值可达到200mV。
  我的疑问是如果电源抖动是由于退耦没做好的话,那么为什么芯片的地也在抖动?PCB设计时是模拟地与数字地分开,分别铺铜并且在电源处单点连接的,但是测试时观察芯片上距离电源较远的地抖动就比较大,这是为什么呢?感觉我的工作速率也并不算高速。

发表于 2020-12-17 09:50:47 | 显示全部楼层
master clk 耦合进去了 有可能 降速看看
发表于 2020-12-17 11:50:45 | 显示全部楼层
后仿结果怎么样,会不会是芯片内部模数隔离不理想。
发表于 2020-12-17 12:32:27 | 显示全部楼层
电源和地一起抖动,那么电源到地不就是没抖动了?
 楼主| 发表于 2020-12-17 17:17:41 | 显示全部楼层


593391621 发表于 2020-12-17 11:50
后仿结果怎么样,会不会是芯片内部模数隔离不理想。


应该不是,外面板子接着电源的,总不至于芯片比电源的驱动能力还强吧?
发表于 2020-12-17 17:51:17 | 显示全部楼层
提供一个思路,察看下带载及电源输出功率如电感等
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-10 04:55 , Processed in 0.017705 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表