在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: YYFFLLMMNN

[求助] 求助关于USB、LAN、UART的透传和分发问题?

[复制链接]
发表于 2020-10-28 10:22:41 | 显示全部楼层


YYFFLLMMNN 发表于 2020-10-27 10:22
大侠,我又想了想,你看我这个想法对不对。
1. 关于USB的480M。
码元的速度太快,而且是异步的,FPGA无法 ...


对于USB因为是单lane双向,所以理论上必须使用三态IO才能完成FPGA的转发。
要不然无解,你的理解完全正确。

对于LAN口,想稳妥的话,可以高速时钟去采集,因为这涉及到数字CDR的问题。要做bit的边界定界,但这个不麻烦。参考一下UART的过采样的程序就可以。

其实我的建议是直接走组合逻辑+时序约束(max/min delay)的方法。
数据速率这么低,FPGA带来的抖动,下一级几乎可以忽略。
甚至时序约束都不那么重要,时序约束是为了保证每次版本编译的一致性。

 楼主| 发表于 2020-10-28 14:22:43 | 显示全部楼层


冲出藩篱 发表于 2020-10-28 10:22
对于USB因为是单lane双向,所以理论上必须使用三态IO才能完成FPGA的转发。
要不然无解,你的理解完全正确 ...


好的,我试一试。感谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 01:37 , Processed in 0.013164 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表