在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3781|回复: 13

[原创] 请教一下附图差分放大器里的节点电压变化。

[复制链接]
发表于 2020-7-3 15:00:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神,

请教一下附图里的节点电压变化。

我的理解如下: 如果“+”节点电压升高--->MA3侧电路的电流增大--->节点“1”电压降低--->镜像MA4侧的 Vout节点电压降低

但是为啥书上的结果是和我的判断相反?

谢谢



微信图片_20200703144818.jpg
发表于 2020-7-3 17:18:56 | 显示全部楼层
楼主,不是书上的结果和你的判断相反,而是你的判断和书上地结果相反

实际上,“+”节点电压上升,镜像MA4侧的 Vout节点电压也会上升滴!
发表于 2020-7-3 17:23:29 | 显示全部楼层
节点1的电压降低,MA4的gate电压降低,导致MA4的drain升高(cs反向放大)
 楼主| 发表于 2020-7-3 19:09:55 来自手机 | 显示全部楼层
有点疑惑,MA4 的gate 电压降低,就是说MA4 输出电流增大,这样MA4 的Vsg 会增大,这样结果是Vout 降低吧?
发表于 2020-7-4 07:22:02 | 显示全部楼层
MA4流入VOUT的电流增加了,MA2从VOUT点抽出电流的能力降低了,VOUT点电压上升了
发表于 2020-7-4 16:18:52 | 显示全部楼层


IR888 发表于 2020-7-3 19:09
有点疑惑,MA4 的gate 电压降低,就是说MA4 输出电流增大,这样MA4 的Vsg 会增大,这样结果是Vout 降低吧? ...


你这个看起来像把MA4看作反相器的思路? 即使是这样,MA4也是一个PMOS,其VSG增大的时候,VSD电压减小,在VDD不变的情况下,VOUT也该升高。

 楼主| 发表于 2020-7-4 16:43:34 来自手机 | 显示全部楼层
谢谢了
发表于 2020-7-7 17:44:27 | 显示全部楼层
看电流拉扯比较直观点
 楼主| 发表于 2020-7-14 10:05:07 | 显示全部楼层


xuwenwei 发表于 2020-7-7 17:44
看电流拉扯比较直观点


大神,电流拉扯,请都解释一下吧,谢谢了
发表于 2020-7-14 10:10:50 | 显示全部楼层
额 我也是新手 刚入门的  电流拉扯就是上面的电流大 输出就抬高  下面的电流大 输出就降低  你想计算的话 下面的NMOS为负载,上面的pmos为共源放大器 就是增益为负的 所以栅极下降 输出增加
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-19 09:12 , Processed in 0.024833 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表