在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6451|回复: 8

[求助] 请教下SMIC18的衬底连接问题

[复制链接]
发表于 2020-5-29 01:26:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 zx98kk 于 2020-5-29 01:29 编辑

本人是版图新手,最近做了个可编程分频器,画完版图做LVS出现错误

LVS_2error

LVS_2error

1.按照错误提示似乎是指我的电源网络和引脚全都丢失了?我是先Layout XL—>Generate All From Source 然后摆放器件并连线,原理图有更改的地方都update过了,不过在做LVS时候因为虚拟机破解有问题不能用,于是拷到别人的虚拟机上做的LVS,会不会是这个原因?

2.

ERC提示nmos衬底连接出错

ERC提示nmos衬底连接出错
这是 LVS 中 ERC Results 报错,我看了下都是 p-well 连接到 非地节点 ,对于这个我有些疑惑,画的时候对所有NMOS我已经通过bodytie type 将衬底一一连接到地,

NMOS衬底连接

NMOS衬底连接
如图所示,这样做是存在什么不对的地方吗?这里说p-well 是不是要我用pw层画一个大的p衬底把所有器件包含在内,但是找不到M1-PW的通孔把它连接到GND。请教下正确的做法应该是什么?

3.关于PMOS的衬底连接虽然在LVS时候没有报错,但是DRC时却报错, PMOS衬底连接.JPG PMOS阱连接.JPG
这两个分别是我用 bodytie tape 和 M1-NW 通孔做的衬底连接(n阱连接),都连在VCC上,两种方式DRC时都提示错误,并且存在两种错误(图放在最下面):
第一种:“Dimension of an NW region not connected to the most positive power supply is >= 2.10um, which net name including VDD or VCC
DRC doesn't check NW resistor region”——意思似乎是我的NW层连接到最高电位的尺寸需要大于 2.10um
第二种:“AA Area is >= 0.20um”——通孔和body type拉出来的有源区面积都要大于 0.20um,对于通孔我似乎可以任意更改AA面积 AA_AREA.JPG ,但是MOS管的AA我改到200nm就报错 MOS_AA.JPG

本人因为指导老师要求在毕业设计中加入版图部分,之前学的东西基本上都不记得了,所以重新开始学习画版图,有很多地方不懂,遇到问题解决不了,所以来请教下各位前辈,希望各位能帮我指正一下错误,万分感谢!!
NM_3.JPG
AA_11.JPG
发表于 2020-5-29 09:24:30 | 显示全部楼层
打上PIN
发表于 2020-5-29 13:09:26 | 显示全部楼层
都没有打上pin
 楼主| 发表于 2020-6-2 13:23:51 | 显示全部楼层


感谢!
 楼主| 发表于 2020-6-2 13:24:55 | 显示全部楼层
发表于 2021-3-30 11:09:49 | 显示全部楼层
你的意思是阱连接的实现方式就是通过bodytie连接?
发表于 2023-3-1 16:51:11 | 显示全部楼层
你好,我想问下我也遇到了相似的问题,回复里面的pin是什么意思?layout中再添加一个通孔吗?
发表于 2023-3-1 16:52:12 | 显示全部楼层


你好,我想问下这个打上pin是什么意思?再添加一个通孔吗?
发表于 2023-3-1 17:08:08 | 显示全部楼层
就是对应金属的text层,将port里丢失的名称放在对应的走线上
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-30 00:32 , Processed in 0.025883 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表