在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3727|回复: 6

[求助] 高电源抑制比LdO

[复制链接]
发表于 2020-5-14 16:18:17 来自手机 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有大佬教一教如何从结构上提高LDO的psrr吗
发表于 2020-5-14 16:31:14 | 显示全部楼层
可以先搞清楚常用LDO结构的psr特性, 如果有能满足的,不就可以直接用起来了嘛。而且psr的要求也是要结合频率来的,是低频psr还是高频段。菜鸡的理解哈
发表于 2020-5-14 16:42:39 | 显示全部楼层
cascode   ...

发表于 2020-5-14 17:20:23 | 显示全部楼层
看频率。
低频最直接方式就是提高环路增益。
高频就复杂些了,方法多样,这方面有不少论文讨论的。
发表于 2022-7-9 10:58:27 | 显示全部楼层
学习一下
发表于 2023-1-17 17:52:07 | 显示全部楼层


你好,我想请问下你这里所说的cascode结构LDO是哪种结构?
是两级堆叠吗?谢谢!
发表于 2023-1-18 10:00:55 | 显示全部楼层


lizhengxuan 发表于 2023-1-17 17:52
你好,我想请问下你这里所说的cascode结构LDO是哪种结构?
是两级堆叠吗?谢谢!
...


一般降低PSRR cascode , LDO 一般都 outputPMOS 需要LOW Rout    large current output  , 串输出MOS有违反 ,  除非你 ldo 输出电流 "很小" .  能改善一般是power MOS 前面那级

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 21:34 , Processed in 0.018404 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表