在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1410|回复: 0

[求助] 高精度流水线ADC不同收敛算法结果差距很大怎么回事儿?

[复制链接]
发表于 2019-8-1 17:12:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计了一个12位流水线ADC,65纳米工艺。发现一个问题,就是在输入信号频率较高的时候(接近乃奎斯特频率),tran仿真中不同的收敛算法,比如eular,gear2等,仿真出来的结果差距很大。
比如说用eular仿真出来SNDR达到66dB,而用gear2为64dB,而如果什么都不选,就只有61dB。仔细看电路中的波形,发现每一级的建立波形有细微的差别。特别是采样保持的输出,差距更大。对采样保持电路的输出做DFT会发现不同的收敛算法,其SNDR差距高达20dB以上。
以上都是前仿真的结果,我想了解一下这些仿真都靠谱吗?到底哪个可信?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-2 18:51 , Processed in 0.017012 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表