在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1975|回复: 5

[求助] IO pad 如何抑制电源噪声干扰输出信号

[复制链接]
发表于 2019-5-8 20:02:42 | 显示全部楼层 |阅读模式
20资产
请教各位大牛,问题如下:IO含pre_drv 上拉下拉管子,一般size都比较大(造成寄生电容大,比如100fF),如果loading比较小(比如100fF)此时电源上有任何波动,输出端口都有50%的耦合。请问这种情况该怎么设计,才能有效的抑制电源噪声(IO输出抖动小于10%)?

 楼主| 发表于 2019-5-9 09:02:39 | 显示全部楼层
自己顶!求前辈指教一下
 楼主| 发表于 2019-5-9 19:14:54 | 显示全部楼层
顶顶顶
 楼主| 发表于 2019-5-10 09:14:12 | 显示全部楼层
顶顶顶
发表于 2019-5-10 11:50:49 | 显示全部楼层
pre_drv 管子可以做成多级,依次打开,开关管做死区控制
 楼主| 发表于 2019-5-10 19:17:14 | 显示全部楼层


春江随缘 发表于 2019-5-10 11:50
pre_drv 管子可以做成多级,依次打开,开关管做死区控制


请问多级依次打开如何提高PSRR,能不能麻烦详细介绍一下。
小弟设计的IO-PAD里pre-drv管子尺寸不是很大的功率管,因此不需要死区控制。
我仿真的结果是VDD to IO 的P_drv CDS寄生100fF, 加上loading 100fF, 才导致50% 的电源噪声分压。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 06:18 , Processed in 0.016409 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表