在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4362|回复: 11

[求助] 多比特三级sigmadelta modulator的低频噪声问题求思路

[复制链接]
发表于 2019-2-15 09:54:25 | 显示全部楼层 |阅读模式
5000资产
本帖最后由 xenolidar 于 2019-2-15 10:20 编辑




这个电路是一款5bit 三级sigmadelta modulator,用于商业项目,不方便贴出电路。
请各位从原理上给出思路、方向。悬赏资产最终发给提出正确思路的童鞋。



下图是matlab模型仿出来的噪声频谱
无标题.jpg


下图是电路仿出来的噪声频谱

电路级仿真的噪底在-60dB左右

电路级仿真的噪底在-60dB左右




为了排除第一级积分器运放的有限带宽、slewrate、增益的影响,已经用理想运放替换实际运放仿真过,没有改善噪底。

发表于 2019-2-15 15:43:54 | 显示全部楼层
这个问题,不问老大问网友?
发表于 2019-2-16 07:28:26 | 显示全部楼层
量化器,即比较器,可能有问题。
建议比较器换成理想元件试试看。

zwtang
2019/2/16
 楼主| 发表于 2019-2-16 10:05:55 | 显示全部楼层
回复 3# zwtang


   对比了量化器的输入输出信号,正确。   能否详细说明量化器可能的缺陷?
发表于 2019-2-16 10:39:02 | 显示全部楼层
首先需要发现有问题的模块,然后才是找到确切问题。
先全理想模块仿真,然后逐步替换为电路;或者,先全电路仿真,然后逐步替换为理想模块。
运放换为理想模块没有问题,只代表运放没有问题。其他模块也需要同样处理。

zwtang
2019/2/16
发表于 2019-2-16 11:16:39 | 显示全部楼层
建议用相同的DFT分析工具,两张图工具不一样,坐标不一样不好对比。(DFT工具计算方法和精度可能会有差异的)
发表于 2019-2-16 11:19:58 | 显示全部楼层
回复 6# nanke


   这类问题我建议从 仿真和DFT工具,开关非理想特性,运放非理想特性,比较器输入寄生电容和噪声几方面考虑。
发表于 2019-2-17 11:56:42 | 显示全部楼层
内部是5bit ADC?这是进ADC之前,调制解调器之后的信号的频谱?
发表于 2019-2-18 21:03:55 | 显示全部楼层
40.96M的采样率?能不能把频谱放全看看带外?
 楼主| 发表于 2019-2-22 11:25:02 | 显示全部楼层
感谢各位,问题已经解决了。

1)多比特量化器的参考电压档位设置有问题。
2)频谱仿真的频谱分析方法有问题,使用看图软件中的spectrum的设置有问题,采点不对。
3)由于是1V电源,CMOS采样开关的线性不足。改用bootstrapped开关能改善很多。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 23:14 , Processed in 0.025288 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表