在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: 智乐

[讨论] K库工具Siliconsmart和Liberate

[复制链接]
发表于 2023-5-30 23:14:43 | 显示全部楼层
请问如何在liberate中使用hspice?
发表于 2023-8-24 11:32:35 | 显示全部楼层
大佬我抽出来的lib中area为0 这个说什么原因呢?
发表于 2023-8-24 13:56:17 | 显示全部楼层
交流qun:892501840
发表于 2023-12-26 10:24:40 | 显示全部楼层


edahare 发表于 2022-1-30 12:14
Siliconsmart 的inst文件里只支持了FF和LATCH的寄存器Function描述。SR latch是有存储功能的标准电路,但 ...


你好,想请教一个问题,DLATCH有两个输入和两个输出PIN,分别是D E Q QN,如果用的是基于传输门做的LATCH,人为定义三个输入PIN,该怎么写.inst文件,siliconsmart工具能做吗?
发表于 6 天前 | 显示全部楼层
AUS流程里面,在.inst文件里定义好了add_user_stimulus和timing_arc后,configure的时候报“NoneType” object has no attribute ‘getEvalValue’;这种可能是什么原因导致的,ps:工具是siliconsmart
另外问一下,C2MOS能够通过add_flop或者add_table的方式K么,这两者均尝试过,均fail,故转而用AUS流程,也有问题。
期待你的答复,谢谢!
发表于 5 天前 | 显示全部楼层
请问我用siliconsmart re-char 的standcell 的leakage 比原来的lib 大将近10倍,调了smallest_slew/largest_slew/max_tout 都不管用,请问leakage Power 异常应该怎么调或者怎么debug 呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-23 01:37 , Processed in 0.017463 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表