在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6268|回复: 6

问一个关于CPLD时钟管脚问题...急!在线等。。

[复制链接]
发表于 2007-9-11 19:10:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问CPLD高人:
CPLD是不是一定要从指令的管脚输入时钟信号啊?

另外,可否自己在内部将此时钟四分频(将100MHz CLK 分为25M的 IN_CLK),
然后内部时序电路改由这个IN_CLK同步触发可以吗?
 楼主| 发表于 2007-9-11 22:04:32 | 显示全部楼层

自己顶起来!

自己顶起来,高手指教啊!
如何实现内部分频??
发表于 2007-9-12 17:05:51 | 显示全部楼层
不一定用时钟管脚,不过用时钟管脚自动进行时钟布线,驱动能力强延时小。
尽量不要使用内部时钟分频,否则会引入很多的时钟。而使用自带的时钟模块,或用时钟使能的形式设计。
发表于 2007-9-12 17:27:46 | 显示全部楼层

应该使用时钟专用管脚

FPGA和CPLD的时钟输入应该使用时钟专用管脚,通过时钟专用管脚,时钟输入信号才能连接到全局时钟网络,这样时钟信号才能驱动所有模块触发器的时钟输入端,而且内部时钟信号的skew才可能比较小;内部产生信号最好使用PLL或DLL等,否则同样难于保证时钟信号的驱动能力以及skew等参数,但如果是产生一个时钟信号驱动很少的逻辑,那还是可以通过内部逻辑实现(如:计数器等),不过在时序分析时必须确保该信号驱动逻辑部分满足时序要求,否则实际运行与功仿结果可能不一致。
发表于 2007-11-16 12:29:52 | 显示全部楼层
顶一个谢谢
发表于 2008-2-28 16:42:13 | 显示全部楼层
说的是
发表于 2008-4-22 16:38:58 | 显示全部楼层
对头啊 呵呵
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-9 12:51 , Processed in 0.026629 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表