在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2154|回复: 2

[求助] MIPI求助

[复制链接]
发表于 2018-8-16 20:50:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
你好,请教有关于MIPI的个问题:

我的工程是一个板子发送(CSI_TX)一个板子接收(CSI_RX),现在发现的问题是接到的数据不稳定(有些数据长包可以正确解析出来,有些数据长包无法正确解析。无法解析的数据长包错误的原因是由于时钟lane和数据lane相位发生变化,导致接收端无法正确解析)。有什么拯救之法file:///C:\Users\LIANGG~1\AppData\Local\Temp\G@YVKCPZR)X}3UKB(_VF`LW.gif?
因为按照我的理解,发送端发送的时钟和数据的相对相位应该是一致的啊!!!
发表于 2018-8-23 16:25:39 | 显示全部楼层
你这个说的太模糊了,发送端是什么?是camera还是fpga模拟的csi_tx?
csi_tx和csi_rx之间通过方式连接的?bridge ic还是电阻网络匹配?
发表于 2018-9-29 18:05:29 | 显示全部楼层
看起来是板子timing不好,尝试降频看看是否工作正常,如果是,pcb需要数据线做等长,信号加shielding
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 18:26 , Processed in 0.015877 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表