在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2861|回复: 6

[讨论] ADC/DAC for 400G optic transceiver

[复制链接]
发表于 2018-8-2 22:32:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在相干接收机中,ADC/DAC(8bit)的速率需要达到55-65GSPS、110-130GSPS。看到较早的资料说,富士通预计2012、2013年就会有这两种规格的test chip。
有哪位大牛了解这一领域的发展现状吗?
富士通的IP是否已经成熟?
还有哪些其它供应商?
发表于 2018-8-3 23:16:03 | 显示全部楼层
2018_Socionext_ADC & DAC - Technology Trends and Steps to Overcome Current Limitations.pdf (557.14 KB, 下载次数: 93 )
发表于 2018-8-4 04:43:42 | 显示全部楼层
非常感謝~~~~
发表于 2018-8-8 14:01:47 | 显示全部楼层
感谢楼主分享!
发表于 2018-8-9 10:46:37 | 显示全部楼层
看一看,谢谢.
 楼主| 发表于 2018-8-12 22:22:20 | 显示全部楼层
回复 2# jinyexing
抱歉,发完帖子就没上来看了,感谢jinyexing的回复。
400G 2 sub-carrier的DSP面积看起来大概是200G的2倍(虽然工艺由40升至28)。
希望400G单载波的DSP面积和功耗能降下来。
400G的调制方式、ADC/DAC采样速率、sub-carrier数量,怎么组合才是最优的?
需要做的评估工作很多,还得考虑IP的可获得性。
发表于 2018-8-17 11:06:45 | 显示全部楼层
回复 2# jinyexing


        thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:49 , Processed in 0.019980 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表