在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2588|回复: 2

求助:S3C2410核心板与底板连接的问题

[复制链接]
发表于 2007-9-8 21:51:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用了优龙公司的ST2410核心板,自己做的底板,核心版上跑的是VIVI+Linux;
在设计底板时,把核心板的nOE、nWE、ngcs2、以及data0-data7接到了底板的FPGA上;
将核心板插到底板上,启动时发现,FPGA上的引脚会影响到核心板,无法启动;
如果将FPGA的IO设置为输入三态,仍无法解决。
分析原因可能是:在上电启动时,FPGA的配置需要时间,而这段时间内IO状态无法确定,因此会影响到核心板上VIVI和Linux的启动;
问问大家,该怎么解决?
发表于 2007-12-4 22:59:09 | 显示全部楼层
呵呵,还好当初没有买伏龙的开发板!!!
发表于 2007-12-26 17:19:42 | 显示全部楼层
不可能吧,问题应该不在这里的,呵呵
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-3 10:52 , Processed in 0.014930 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表