在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7558|回复: 14

请教数字电路用ATPG生成高故障覆盖率的PATTERN比较熟悉的

[复制链接]
发表于 2007-9-7 15:23:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教数字电路用ATPG生成高故障覆盖率的PATTERN比较熟悉的
发表于 2007-9-9 09:47:23 | 显示全部楼层
不知你的问题是啥,请说明!!
发表于 2007-9-9 16:26:45 | 显示全部楼层
synopsys有专门的工具可以生成的。你找一下就可以了;
发表于 2007-11-14 15:52:07 | 显示全部楼层
在网叶里收索一下,可以找到你要得资料
发表于 2008-1-15 12:40:48 | 显示全部楼层
TetraMAX
发表于 2008-2-3 00:21:18 | 显示全部楼层
Yes, TetraMax..
write out .wgl file再轉成各家Tester 的format都很常見.
发表于 2009-7-9 17:56:12 | 显示全部楼层
用  Tremax  工具
发表于 2010-8-31 13:36:26 | 显示全部楼层
有没有TETRMAX工具的使用说明啊
发表于 2010-9-13 21:58:01 | 显示全部楼层
这个问题到底是什么?
发表于 2010-10-1 14:44:05 | 显示全部楼层
Please refer to the below pdf.
Chip_SG_17.pdf (115.12 KB, 下载次数: 39 )
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-7 11:05 , Processed in 0.024770 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表