在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2045|回复: 5

[求助] 求助SAR adc频谱中的失真

[复制链接]
发表于 2017-12-25 16:32:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 ckm972 于 2018-1-2 16:48 编辑

小弟做了一个SAR adc,差分结构,bootstrapped采样开关,上极板采样,vcm-biased 时序,14bit,vdd 1.8v。每个模块单独仿真都看不到失真,但是整体电路一起仿真时,就出现了谐波失真。其中2次谐波失真最大,想求教2次谐波失真的来源,以及如何降低这个谐波失真。求大佬赐教!
输出信号的频谱图如下所示:
失真.png


附上DAC输出频谱:

采样电路输出频谱

采样电路输出频谱


更新:
采样电路的输出频谱如下: switch_2048_7K2.bmp

动态范围可以达到16bit

dac频谱

dac频谱
发表于 2017-12-26 03:27:56 | 显示全部楼层
你这频谱里明显是奇次谐波好么。
你看看S/H是不是带宽不够。
发表于 2017-12-26 09:40:50 | 显示全部楼层
楼主没看清楚吧,是3th谐波最大啊
发表于 2017-12-26 09:48:35 | 显示全部楼层
上级板材样引入的电荷注入会有多大影响?
发表于 2017-12-27 10:43:00 | 显示全部楼层
我知道自举开关会引入谐波失真,楼主换个理想开关仿仿试试
 楼主| 发表于 2017-12-28 13:24:46 | 显示全部楼层
不好意思,没看清楚,确实是3次谐波最大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 05:05 , Processed in 0.019979 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表