在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8264|回复: 13

[求助] 3.3V的芯片,如何做5V容忍的GPIO

[复制链接]
发表于 2017-7-10 21:25:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 z77 于 2017-7-10 21:28 编辑

要做一个5V tolerance的GPIO,芯片是3.3V供电,而且只有3.3V的管子可以用。怎么做呢?一头雾水,Input和OD output感觉管子都受不了啊,有什么特殊结构吗? 这种情况下,ESD电路怎么做呢?
发表于 2017-7-11 15:26:11 | 显示全部楼层
肯定会有特殊的layer,去解高压相关的drc。
发表于 2017-7-11 16:36:36 | 显示全部楼层
描述一下你的公司的领域,如果不是竞争公司,好说。
 楼主| 发表于 2017-7-11 21:08:01 | 显示全部楼层
回复 3# lenovour


   天下ic一家亲,不吝赐教谢谢您
发表于 2017-7-12 16:13:26 | 显示全部楼层
本帖最后由 lenovour 于 2017-7-12 16:17 编辑

回复 4# z77


    好吧,亲。思路就是用一个nmos gate接在一个中间电压,让里面器件看到的电压低于3.3V。 PMOS 的衬底要浮起来,让管子任何两点看到的电压都不超过3.3V。
1700032298.jpg
发表于 2017-7-12 17:17:33 | 显示全部楼层
本帖最后由 king0798 于 2017-7-12 17:21 编辑

回复 5# lenovour


   衬底是否应该串联一个电阻到地,以加强bs的耐压能力??   这个电路放在最前面吗,还是只是作为input的开关??esd和输出是放在开关的前面还是后面?
发表于 2017-7-12 17:18:09 | 显示全部楼层
ESD可以只用NMOS管的结构
发表于 2017-7-12 20:43:05 | 显示全部楼层
開了眼界~~~~~~~

謝謝
发表于 2017-7-12 21:49:29 | 显示全部楼层
回复 6# king0798


    不需要,因为各处的电压都小于3.3v了。用nmos esd 放在里面,因为esd是为了保护更里面的内部电路。
发表于 2017-7-13 08:50:43 | 显示全部楼层
你这个tolerance是pad的输入会到5V吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:51 , Processed in 0.024257 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表